在主存储器和CPU之间增加Cache的目的是___。
发布网友
发布时间:2023-07-13 22:48
我来回答
共1个回答
热心网友
时间:2023-09-22 23:12
【答案】:A
本题考查计算机体系结构方面的基础知识。高速缓冲存储器(Cache)是存在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于CPU的速度。它和主存储器一起构成一级的存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的。在计算机技术发展过程中,主存储器存取速度一直比*处理器操作速度慢得多,使*处理器的高速处理能力不能充分发挥,整个系统的工作效率受到影响。有很多方法可用来缓和*处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当*处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,*处理器即将存取的主存储器单元很可能就在刚刚调入到高速缓冲存储器的那一组单元内。于是,*处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果*处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。