74LS38使能端关闭时,输出端输出的是高电平,还是低电平
发布网友
发布时间:2023-06-23 09:27
我来回答
共2个回答
热心网友
时间:2023-10-03 11:50
74LS38, 是(4组)每组二路输入一路输出“与非门”,共14个引脚。
除了4x3=12个输入/输出引脚,仅剩的2个引脚是Vcc、GND, 无“使能”引脚.
楼主此问题不成立。追问
是我的表述有问题了,我的意思是比如上图中S1、S2、S3都拉低时,这时不就是不满足输出的条件了吗,我想通过这样的方式来控制译码器的导通和断开,所以说我想知道此时译码器的输出状态
追答楼主贴出的电路图, 不是74LS38,
是否应为 74LS 138 ?
若是74LS138,有以下两种设置使138译码器不工作(输出脚全为1):
(1)S1为0(低电平),S1、S2状态可任意;
(2)S2 、S3 同时为0(低电平),S1状态任意。
热心网友
时间:2023-10-03 11:50
74LS38,功能是什么?
如何门电路逻辑图判断高电平和低电平
输入端、输出端有小圈的是低电平有效,没有小圈是高电平有效。如 74LS138 译码器,片选端子有3个,是与的关系,S1是高电平有效,S2、S3有小圈,是低电平有效。芯片使能 = S1 S2' S3' 。 输入端 A2、A1、A0 是高电平有效,输出端 Y0 ~ Y7 是低电平有效。上图的逻辑门我用与门的符号,表示 ...
求教如何做一个 输出电压可调的直流线性稳压电源
稳频稳压电源哪家好?艾普斯电源(苏州)有限公司开始专业研发、制造及营销交流稳压电源,满足全球电子及信息业对电源设备日益蓬勃的市场需求。迄今为止,业已发展成为交流不间断电源、稳压电源、变频电源、中频航空- 军事专用电源、直流电源、逆...
利用74LS151和74LS138实现8路数据总线分时传输系统
74151使能端接0,电源接5V,74151的输出Y接74138的低电平有效的一个使能端,74138另外两个使能端高电平有效的接高电平低电平有效的接低电平。
如何用两个24译码器(提供芯片74LS139和74LS10)设计一个38译码器
74ls138是3 - 8线译码器,扩展成24线,用三片74ls138,就能出24线,三片的选择端A连接在一起,B连接在一起,C连接在一起,用三I/O选择。使能端G1接高电平。使能端G2A,G2B(4脚,5脚)连接在一起,再用一片74ls138或74ls139译码器的输出端分别控制24线译码器的三个使能端G2A,G2B。再用2个...
74LS153功能表中的选择输入和选通输入是什么意思 选择输入中L、H怎 ...
74LS153是双4选1数据选择器,有选择输入端B和A,能有四种状态,选中输入4个数据中的其中一个数据,选择输入中L,H分别代表为L为低电平,H为高电平。选通输入可称为使能端,选通输入为高电平时,输出端Y为L低电平,选通为低电平时,输出Y为选择的数据输出。
74LS160的工作状态有哪些
74LS160的工作状态有清除状态,清除端低电平时,输出为0000. 有置数状态,置数端为低电平时,时钟脉冲上升沿将预置数送到输出。有计数状态,当使能端P和T同为高电平时为计数状态。有禁止状态,当使能端P和T相与运算为低电平,为禁止计数状态。有进位状态,当输出端为1001时,产生动态进位输出。
74ls10引脚图及功能
具体来说,当G1、G2和G3都为高电平时,芯片处于工作状态,此时当且仅当A1、A2和A3同时为高电平时,Y才会输出高电平;否则,Y将输出低电平。如果G1、G2或G3任意一个为低电平,则芯片处于关闭状态,此时不管输入信号如何变化,Y始终输出低电平。74LS10是一种三输入与门芯片,74LS10的功能是实现...
求74LS116的引脚图及功能介绍
74ls116 双四位锁存器 74LS116共有24个引脚,电源、接地端各1个,两个存储系统分别有4个信号输入端,4个信号输出端,3个使能端CLR/、C1/、C2/。CLR/为清零端,当接低电平时芯片始终输出低电平,输入端和其他使能端无效。接高电平时,芯片锁存功能被C1/、C2/控制。C1/、C2/为锁存功能选择端,...
用集成二进制译码器74LS138和与非门74LS20实现逻辑函数F1、F2,要求:
1 0 0 --- y4=0 0 1 1 --- y3=0 Y1 = A' B' + ABC’ = A' B' C' + A' B' C + ABC’;==> Y1 = y0' + y4' + y3' =(y0 y4 y3)' ;也就是用一个三输入与非门,连接74LS138的 y0 y4 y3 输出端即可;或:y=(A'+B)(A+B')(C+B'C')由逻辑函数的...
数字钟设计
U1到U6 六个74LS161构成数字钟的秒、分、时计数器。 U1、U2共同构成秒计数器,它由两个74LS161构成六--十进制的计数器,如图四。U1作为秒个位十进制计数器,它的复位输入RD、和置位输入LD都接低电平,秒信号脉冲作为计数脉冲输入到CP1端,输出端C控制U2秒十位计数器的计数脉冲输入。Q1、Q2、Q3、Q4作为...
74LS75的原理
74LS75是一TTL型四位双稳态D锁存器数字集成电路,其中:互补输出、所有输入都加有箝位二极管、与大多数TTL 和DTL 完全兼容。这种锁存器最适合作运算单元和输入或输出或指示单元之间二进制数据的暂时储存之用。当使能是高电平时,数据D输入上的信息便传送至Q输出;只要使能保持高,Q输出便随数据输入而...