发布网友 发布时间:2022-05-06 15:55
共2个回答
热心网友 时间:2022-06-06 20:03
展开3全部使用方法:
1.与门对结果取一次反,也就是将输出端在经过一次与非门。就行了。
2.非门的话将两个输入并作一个用就是了,也就是将输入信号同时从两个输入端输入,输出端得到的就是非门信号。
与非门:
与非门是与门和非门的结合,先进行与运算,再进行非运算。与非运算输入要求有两个,如果输入都用0和1表示的话,那么与运算的结果就是这两个数的乘积。
如1和1(两端都有信号),则输出为0;1和0,则输出为1;0和0,则输出为1。与非门的结果就是对两个输入信号先进行与运算,再对此与运算结果进行非运算的结果。简单说,与非与非,就是先与后非。
电工学里一种基本逻辑电路,是与门和非门的叠加,有两个输入和一个输出。
CMOS电路中的逻辑门有非门、与门、与非门、或非门、或门、异或门、异或非门,施密特触发门、缓冲器、驱动器等。
与非门则是当输入端中有1个或1个以上是低电平时,输出为高电平;只有所有输入是高电平时,输出才是低电平。
与非门芯片:74ls系列:74ls00、74LS20,CMOS系列:CD4011。
热心网友 时间:2022-06-06 20:03
74LS00是4个2输入与非门集成芯片,构成与门的话,对结果取一次反就是了,也就是将输出端在经过一次与非门。非门的话将两个输入并作一个用就是了,也就是将输入信号同时从两个输入端输入,输出端得到的就是非门信号。或门的话是需要做一次变换,也就是A+B=(A'B')',这样两个输入端分别对输入信号取反,得到的就是或门的结果(例如输入是A'和B',得到的结果就是A+B)。异或门稍微麻烦一点,也是需要做变换,例如:对A⊕B两次取反,变换为A⊕B=A'B+AB'=((A'B+AB')')'=((A'B)'(AB')')',用其中三个2输入与非门就可以实现异或门。具体是:14端口接高电平,7接地,13接A',12接B,11接1;10接A,9接B',8接2;这样端口3是输出Y,即实现了异或门的功能,希望还不算是太绕,主要是变换,明白了变换就好说了 ,希望对楼主有所帮助