CMOS数字集成电路即双D触发器得工作原理
发布网友
发布时间:2022-04-22 12:28
我来回答
共1个回答
热心网友
时间:2023-09-27 05:34
数字电路-触发器原理种类应用
数字电路的信号只有两种状态:逻辑低或逻辑高,即通常所说的0状态或1状态、0电平或1电平。
在各种复杂的数字电路中不但需要对二值(0,1)信号进行算术运算和逻辑适算(门电路),还经常需要将这些信号和运算结果保存起来。为此,需要使用具有记忆功能的基本逻辑单元。能够存储l位二值信号的基本单元电路统称触发器。
触发器的特点:
1、具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1,或二进制数的0和1。
2、根据不同的输入信号可以把输出置成1或O状态。
3、当输入信号消失后,能保持其状态不变(具有记忆功能)。
触发器的分类:
按电路结构分为基本、同步、主从、边沿触发器;
按逻辑功能分为RS、JK、D和T触发器;
按触发方式分为电平、脉冲和边沿触发器等。
JK触发器的功能最强,包含了SR、D、T触发器所有的功能;
目前生产的触发器定型的只有D和JK触发器;
可用JK和D触发器实现其它功能触发器
常用集成触发器
CD4013 双D触发器
74LS374 三态同相八D触发器
74LS73 双J-K触发器
74LS74 双D触发器