发布网友 发布时间:2022-04-28 23:41
共4个回答
热心网友 时间:2022-06-09 18:57
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。
逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。
扩展资料:
TTL电路多余输入端的处理方法:
1、TTL与门和与非门电路
(1)将多余输入端接高电平,即通过限流电阻与电源相连接;
(2)根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;
(3)通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;
(4)当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
2、TTL或门、或非门
(1)接低电平;
(2)接地;
(3)由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
参考资料来源:百度百科-高电平
热心网友 时间:2022-06-09 18:58
因为悬空时相当于为高阻抗,电压不为零,此时故为1;接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0。
TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。
在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。
如在移动设备中电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3.5V的话可能设备的使用时间会大大降低,此时规定的高电平电压会低一点,最低会有1.7V左右。
扩展资料
数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。
数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿;数字电平从高电平(数字“1”)变为低电平(数字“0”)的那一瞬间叫作下降沿。
参考资料来源:百度百科-高电平
热心网友 时间:2022-06-09 18:58
再给你一个图看一下,你就明白了。
因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。
如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识
热心网友 时间:2022-06-09 18:59
这种很容易理解的,悬空为1、接地为0。悬空时相当于为高阻抗,电压不为零,此时故为1,接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0